数字电子技术基础期末考试习题

温柔似野鬼°
547次浏览
2021年02月20日 22:20
最佳经验
本文由作者推荐

-

2021年2月20日发(作者:黄雅莉杀破狼)


数字电子技术基础期末考试习题





数字电子技术基础期末考试题





一、单项选择题

< br>(


每小题


1


分,共


10



)





1


、以下 描述一个逻辑函数的方法中,


( )


只能唯一表示。





A.


表达式




B.


逻辑图




C.


真值表



D.


波形图





2



在不影 响逻辑功能的情况下,


CMOS


与非门的多余输入端可


( )






A.


接高电平



B.


接低电平




C.


悬空




D.


通过电阻接地





3


、一个 八位二进制减法计数器,初始状态为


00000000


,问经过


268


个输入脉冲后,此计数器的状态为


( )






A.11001111 B.11110100 C.11110010 D.11110011





4


、若要将一异或非门当作反相器< /p>


(


非门


)


使用, 则输入端


A



B



的连接方式是


( )





< /p>


A.A



B


中有 一个接“


1




B.A



B


中有一个接“

< p>
0






C.A



B


并联使用




D.


不能实现





5


、在时 序电路的状态转换表中,若状态数


N=3


,则状态变量数


最少为


(



)






A.16 B.4 C.8 D.2





6



下列几种


TTL


电路中,

< br>输出端可实现线与功能的门电路是


( )






A.


或非门



B.


与非门



C.


异或门








7


、下列几种


A/D


转换器中,转换速度最快的是


( )





< /p>


A.


并行


A/D


转换器




B.


计数型


A/D


转换器





C.


逐次 渐进型


A/D


转换器



D.


双积分


A/D


转换器





8


、存储容量为


8K


×


8


位的


ROM


存储器,其地址线为


( )


条。





A.8 B.12 C.13 D.14





9



4


个触发器构成的


8421BCD


码计数器,共有


( )


个无效状态。





A.6 B.8 C.10 D.12





10


、以下哪一条不是消除竟争冒险的措施


( )






A.


接入滤波电路



B.


利用触发器





C.


加入选通脉冲



D.


修改逻辑设计





二、填空题


(


每空


1


分,共

20



)





1


、时序逻辑电路一般由(



)和


( )


两分组成。





2


、多谐振荡器是一种波形产生电路 ,它没有稳态,只有两个





3


、数字电路中的三极管一般工作于


____ ____


区和


________


区。< /p>





4


、四个逻辑变量的最小项最多有


________

个,任意两个最小项


之积为


________





< br>5



555


定时器是一种用途很 广泛的电路,除了能组成


________


触发器、

< p>
________


触发





器和


________


三个基本单元电路以外,


还可以接成各种实用电路。





6


、用< /p>


2048


×


12



ROM


芯片,最多能实现


_____ ___


个输入


________


个输出 的组合逻辑





函数。





7


、对于


JK


触发器,若


J=K


,则可完成


____ ____


触发器的逻辑功



;



K=J=1


,则完成





________


触发器的逻辑功能。





8


、时序 逻辑电路的输出不仅和


_________


有关,而且还与


________


有关。





9



三态门的输出状态有


________


、< /p>


低电平、


________


三种状态。< /p>





10


、采用


ISP


技术的


PLD


是先装配,后


________






1 1


、转换速度


|


______________


是衡量


A/D


转换器和


D/A


转换


器性能 优劣的主要指标。





三、简答题


(


每小题


5


分,共


15



)< /p>





1


、证明逻辑函数式:



BC ? D ? D(B ? C )(AD ? B) ? B ? D





< /p>


2


、简述下图所示组合逻辑电路的功能。





3


、试述 施密特触发器和单稳态触发器的工作特点。





四、分析设计题


(

< br>共


30



)




1


、试列写下列


ROM


结构中


Y2



Y1



Y0


的函数表达式, 并采用


八选一数据选择器



74LS1 52



Y2



Y1



Y0


重新实现。要求写出实现< /p>


表达式,并画出逻辑电路图。其中,


ROM


地址译码器中,输入地址


选中的列线为高电平。


(10



)





2



试用


< /p>


JK


触发器和门电路设计一个十三进制的计数器,


要求体


现逻辑抽象、状态化简、状态方程、特性方程、驱动方程和输出方程


等中间过程,


画出逻辑电路图,


并检查所设 计的电路能否自启动。


(20



)





参考答案





一、单项选择题。





1


-


5



CABBD





6


-


10 DACAB





二、填空题。





1


、存储电路,组合电路





2


、暂稳态





3


、截止,饱和





4



16



0





5


、施密特,单稳态,多谐振荡器





6



11



12





7



T



T






8


、该时刻输入变量的取值,电路原来的状态





9


、高电平,高阻态





10


、编程





11


、转换精度





三、简答题





1


、略





2


、解: 该电路为三人表决电路,只要有



2


票或



3< /p>


票同意,表决


就通过。





3


、解:





施密特触发器:


(1)


输入信号从低电平上升的过程中,


电路状态转


换时对 应的输入电平,





与输入信号从高电平下降过程中对应的输入转换电平不同


;(2)


-


-


-


-


-


-


-


-